# 4 Amplificatori operazionali

# 4.1 Amplificatore operazionale: caratteristiche, ideale vs. reale

- Di seguito simbolo e circuito equivalente di un amplificatore operazionale.





Da notare che l'amplificatore operazionale è un circuito integrato analogico (può essere realizzato integrando su stesso chip di silicio sia dispositivi BJT che FET) che ha:

- ingresso differenziale, Vo=A·Vd con Vd=V<sup>+</sup> V<sup>-</sup> ingresso differenziale
- amplificazione molto elevata (A idealmente dovrebbe tendere a ∞)
- $R_{in}$  molto elevata (idealmente dovrebbe tendere a  $\infty$ )
- R<sub>out</sub> bassa (idealmente dovrebbe tendere a 0)
- La corrente assorbita dai terminali di ingresso e + dovrebbe essere nulla
- Se V<sup>+</sup> e V<sup>-</sup> sono cortocircuitati tra loro uscita dovrebbe esser nulla

Quindi un amplificatore operazionale ideale avrebbe circuito per le variazioni del tipo in figura sottostante



Di seguito si riporta l'andamento in frequenza dell'amplificazione per un amplificatore operazionale reale tipico come il  $\mu$ a741 (architettura introdotta in anni 70).



Da notare che si ha amplificazione sin dalla continua; il guadagno a basse frequenze è molto elevato ( $100 \text{ dB} \rightarrow 100000$ ), che dopo i 10 Hz sia ha una prodotto tra guadagno e banda, PGB, costante e pari a 1 MHz (e.g. a 100 Hz amplifica 100000, a 1000 Hz amplifica 1000, a 1 MHz guadagna 1). Difatti l'uso di amplificatori operazionali è per l'elaborazione analogica di segnali in banda base (voce, audio, biomedici, meccanici, etc.) ma non modulati. Il PGB è un fattore di merito di amplificatori operazionali.

Di seguito viene riportata la caratteristica Vout/Vd di un amplificatore operazionale. Da notare che esistono delle zone di saturazione (Vout non può superare Vsat e – Vsat che difatti sono legati a alimentazioni Vcc e –Vee, quest'ultima di solito uguale a –Vcc). La zona di funzionamento lineare ha un range di ingresso [Vd\_min, Vd\_max] tale che modulo(A·Vd)<Vcc  $\rightarrow$  se Vcc=10V e –Vee=10V e A=100000 allora la zona di funzionamento lineare è per Vd tra -100 $\mu$ V e +100 $\mu$ V.



Un amplificatore operazionale internamente consiste di almeno tre stadi in cascata: un primo amplificatore differenziale seguito da un secondo stadio di guadagno e poi in uscita uno stadio buffer.



Nella figura sottostante viene riportata l'architettura interna dell'amplificatore operazionale ua741 che consiste di una ventina di transistor bipolari più elementi passivi. Rispetto ai 5 terminali riportati nel simbolo (2 ingressi, 1 uscita, 2 terminali di alimentazione) sono anche resi disponibili all'esterno due terminali (offset null) per compensare eventuali sbilanciamenti della struttura per cui con Vd=0 in realtà Vo non è uguale a 0.

Tale amplificatore è caratterizzato da un PGB di circa 1 MHz,  $R_{in}$  di circa 2 M $\Omega$ ,  $R_{out}$  di circa 75  $\Omega$ , corrente massima di uscita di 25 mA, tempi di risposta al gradino di 0.3  $\mu$ s



Di seguito del µa741 si riporta anche la visione del package che è a 8 terminali, i principali parametri circuitali in continua e per le variazioni, la risposta in frequenza di ampiezza e fase



#### DC ELECTRICAL CHARACTERISTICS

 $T_A = 25$ °C,  $V_S = \pm 15$ V, unless otherwise specified.

| SYMBOL                | PARAMETER                       | TEST CONDITIONS                            | SA741C |     |      | UNUT  |
|-----------------------|---------------------------------|--------------------------------------------|--------|-----|------|-------|
|                       |                                 |                                            | Min    | Тур | Max  | UNIT  |
| Vos                   |                                 | R <sub>S</sub> =10kΩ                       |        | 2.0 | 6.0  | mV    |
|                       | Offset voltage                  | $R_S$ =10kΩ, over temp.                    |        |     | 7.5  | mV    |
| ΔV <sub>OS</sub> /ΔT  |                                 |                                            |        | 10  |      | μV/°C |
| los                   |                                 |                                            |        | 20  | 200  | nA    |
|                       | Offset current                  | Over temp.                                 |        |     | 500  | nA    |
| Δl <sub>OS</sub> /ΔT  |                                 |                                            |        | 200 |      | pA/°C |
| BIAS                  |                                 |                                            |        | 80  | 500  | nA    |
|                       | Input bias current              | Over temp.                                 |        |     | 1500 | nA    |
| $\Delta I_B/\Delta T$ |                                 |                                            |        | 1   |      | nA/°C |
|                       |                                 | R <sub>L</sub> =10kΩ                       | ±12    | ±14 |      | V     |
| Vout                  | Output voltage swing            |                                            |        |     |      |       |
|                       |                                 | $R_L=2k\Omega$ , over temp.                | ±10    | ±13 |      | V     |
|                       |                                 | $R_L=2k\Omega$ , $V_O=\pm 10V$             | 20     | 200 |      | V/mV  |
| AvoL                  | Large-signal voltage gain       |                                            |        |     |      |       |
|                       |                                 | $R_L=2k\Omega$ , $V_O=\pm10V$ , over temp. | 15     |     |      | V/mV  |
|                       | Offset voltage adjustment range |                                            | 1      | ±30 |      | mV    |
| PSRR                  | Supply voltage rejection ratio  | R <sub>S</sub> ≤10kΩ                       |        | 10  | 150  | μV/V  |
| CMRR                  | Common mode rejection ration    |                                            | 70     | 90  |      | dB    |
| V <sub>IN</sub>       | Input voltage range             | Over temp.                                 | ±12    | ±13 |      | V     |
| R <sub>IN</sub>       | Input resistance                |                                            | 0.3    | 2.0 |      | MΩ    |
| Pd                    | Power consumption               |                                            | 1      | 50  | 85   | mW    |
| Rout                  | Output resistance               |                                            | 1      | 75  |      | Ω     |
| Isc                   | Output short-circuit current    |                                            |        | 25  |      | mA    |

#### AC ELECTRICAL CHARACTERISTICS

 $T_A=25^{\circ}C$ ,  $V_S=\pm15V$ , unless otherwise specified.

| SYMBOL          | PARAMETER                      | TEST CONDITIONS                                                   | μ <b>Α741</b> , μ <b>Α741</b> C |     |     | UNIT |
|-----------------|--------------------------------|-------------------------------------------------------------------|---------------------------------|-----|-----|------|
|                 |                                |                                                                   | Min                             | Тур | Max | UNII |
| R <sub>IN</sub> | Parallel input resistance      | Open-loop, f=20Hz                                                 | 0.3                             |     |     | МΩ   |
| C <sub>IN</sub> | Parallel input capacitance     | Open-loop, f=20Hz                                                 |                                 | 1.4 |     | pF   |
|                 | Unity gain crossover frequency | Open-loop                                                         |                                 | 1.0 |     | MHz  |
|                 | Transient response unity gain  | V <sub>IN</sub> =20mV, R <sub>L</sub> =2kΩ, C <sub>L</sub> ≤100pF |                                 |     |     |      |
| t <sub>R</sub>  | Rise time                      |                                                                   |                                 | 0.3 |     | μS   |
|                 | Overshoot                      |                                                                   |                                 | 5.0 |     | %    |
| SR              | Slew rate                      | C≤100pF, R <sub>L</sub> ≥2kΩ, V <sub>IN</sub> =±10V               |                                 | 0.5 |     | V/µs |



# 4.2 Richiami su teoria generale reazione

L'amplificatore in figura sottostante è uno schema a blocchi generale di amplificatore reazionato in cui parte del segnale di uscita dell'amplificatore principale (blocco A con guadagno >>1) viene prelevato e riportato in ingresso tramite una rete di reazione (blocco  $\beta$ , spesso fatta con elementi passivi e quindi con guadagno <1) a formare insieme al segnale di ingresso l'eccitazione del blocco A stesso. Come riportato di seguito il sistema reazionato ha un guadagno in modulo pari a  $1/\beta \rightarrow$  poichè  $\beta$ <1 allora  $1/\beta$  è maggiore di uno e quindi il sistema reazionato è ancora un amplificatore. Da notare che la sua stabilità e le sue tolleranze dipendono non da quelle del blocco A ma da quelle del blocco  $\beta$  (e.g. un rapporto di resistenze negli esempi fatti di seguito di amplificatore invertente e non invertente).





$$V_{R} = V_{S} + \beta \cdot V_{U}$$

$$V_{U} = A \cdot V_{R}$$

$$V_{R} = V_{S} + \beta \cdot A \cdot V_{R}$$

$$\frac{V_{U}}{V_{S}} = \frac{A}{1 - \beta \cdot A}$$

$$\text{per } \beta \cdot A < 0 \quad \text{e} \quad |\beta \cdot A| >> 1$$

$$\frac{V_{U}}{V_{S}} = \frac{-1}{\beta}$$

## 4.3 Circuiti con amplificatori operazionali

## 4.3.1 Comparatore e conversione analogico-digitale

L'amplificatore operazionale senza reazione può essere utilizzato più che per amplificare (sarebbe sempre in saturazione) come comparatore tra un ingresso inviato e.g. sul terminale  $V^+$  ed un segnale di riferimento applicato sul terminale  $V^-$ . Ogni qual volta il segnale su  $V^+$  supera il livello di riferimento sul terminale  $V^-$ . L'uscita sarà a livello alto (Vsat) altrimenti sarà a livello basso (-Vsat). Difatti un comparatore realizza un semplice convertitore da analogico a digitale con 1 bit di informazione digitale ovvero 2 livelli.

Il principio dell'uso dell'amplificatore operazionale come comparatore viene ampiamente sfruttata nei circuiti di conversione di segnali da analogico a digitale con N bit di uscita digitale. Questo sia in strutture iterative che usano un solo comparatore ed eseguono la conversione a N bit di uscita in più cicli (e.g. convertitori a conteggio o ad approssimazioni successive SAR), sia in strutture massicciamente parallele (e.g. convertitore Flash) dove per produrre in un solo ciclo gli N bit digitali il segnale analogico si confronta con  $2^N$ -1 soglie di riferimento tramite  $2^N$ -1 comparatori in parallelo. Le  $2^N$ -1 soglie si ottengono come partizione su resistenze in serie tra loro uguali di un livello di riferimento Vr.

### 4.3.2 Metodo Corto Circuito Virtuale (CCV)

Per realizzare circuiti di elaborazione del segnale quali amplificatori, sommatori, filtri, integratori, derivatori, amplificatori logaritmici o esponenziali, l'amplificatore operazionale viene usato all'interno di uno schema reazionato dove lui realizza il blocco A mentre il blocco  $\beta$  è spesso

realizzato a passivi. Per motivi di stabilità la reazione sarà sempre nei circuiti in esame da uscita a terminale – di amplificatore operazionale (reazione negativa).

In questo caso per studiare il circuito si usa un metodo semplificato, detto del corto circuito virtuale per cui, si considerano nulle le correnti assorbite  $I^+ \sim I^- \sim 0$  (del resto Rin è molto alta) e tra loro uguali le tensioni sui nodi  $V^+ \sim V^-$  (difatti la zona di funzionamento lineare in ingresso è molto stretta a causa dell'elevata amplificazione intrinseca dell'operazionale).

Ovviamente l'uso del metodo del CCV non tiene conto né dei limiti in frequenza degli amplificatori operazionali, nè del fatto che se l'uscita supera +Vsat o -Vsat si perde la linearità e si introducono distorsioni.

### 4.3.3 Amplificatore non invertente



Per CCV si ha che  $V^+ \sim V^- = V$ s perché  $V^+$  è connesso a Vs. Allora R1 si trova tra Vs e massa e si ha:

$$I_{R_1} = \frac{V_s}{R_1}.$$

Sempre per CCV I^-0 ma allora per Kirchhoff a nodo V^- si ha che  $I_{R_2}=I_{R_1}$  Ma allora si può scrivere che

$$V_u = I_{R_2}R_2 + V_1 = I_{R_1}R_2 + V_s = V_s \left(\frac{R_2}{R_1} + 1\right)$$

e il guadagno vale 
$$\frac{V_u}{V_s}=\frac{R_2}{R_1}+1$$
 (e.g. 11 per R<sub>2</sub>=10 K $\Omega$  e R<sub>1</sub>=1 K $\Omega$ )

### 4.3.4 Amplificatore invertente



Per CCV si ha che  $V^+ \sim V^- = 0$  perché  $V^+$  è connesso massa. Allora R1 si trova tra Vs e massa e si ha:

$$I_{R_1} = \frac{V_s}{R_1}.$$

Sempre per CCV I^0 ma allora per Kirchhoff a nodo  $V^0$  si ha che  $I_{R_2}=I_{R_1}$  Ma allora si può scrivere che

$$V_u = -I_{R_2}R_2 + V^- = -I_{R_2}R_2 = rac{-V_s}{R_1}R_2$$
e il guadagno vale 
$$A = rac{V_u}{V_s} = -rac{R_2}{R_1}$$
e il guadagno vale (e.g. -10 per R2=10 K $\Omega$  e R1=1 K $\Omega$ )

#### 4.3.5 Buffer

Se nell'amplificatore non invertente si pone R2 =0 (corto circuito) e si toglie (circuito aperto) R1 allora Vu=Vs ovvero guadagno in tensione è unitario ma ho adattatore di impedenza che ha Rin molto alta e Rout molto bassa.



#### 4.3.6 Amplificatore Differenziale



Applicando la sovrapposizione degli effetti tra V1 e V2 si ha che quando agisce V1 (V2 disattivata cortocircuitandola) sia ha una configurazione di amplificatore invertente mentre quando agisce V2 (V1 disattivata cortocircuitandola) sia ha una configurazione di amplificatore non invertente con anche partizione di V2 tra R4 ed R3. Sommando i due contributi si ha

$$V_u = -\,V_1\frac{R_2}{R_1} + \frac{V_2R_4}{R_3 + R_4}\left(\frac{R_2}{R_1} + 1\right) \; = -\,V_1\frac{R_2}{R_1} + \frac{V_2R_4}{R_3 + R_4}\frac{R_2 + R_1}{R_1}$$

Scegliendo senza vincoli le resistenze si avrebbe la differenza pesata traV1 e V2 con pesi (ovvero fattori di amplificazione differenti). SE invece le resistenze si scelgono tali che  $R_4/R_3=R_2/R_1$  I pesi coincidono e si ha

$$\begin{split} V_u &= -V_1 \frac{R_2}{R_1} + V_2 \frac{R_4}{R_3} \frac{R_3}{R_3 + R_4} \frac{R_2 + R_1}{R_1} \\ &= -V_1 \frac{R_2}{R_1} + V_2 \frac{R_2}{R_1} = \frac{R_2}{R_1} (V_2 - V_1). \end{split}$$

### 4.3.7 Integratore

Difatti la configurazione è quella di un amplificatore invertente con impedenza Cf invece di resistenza R2. Si avrà pertanto un polo nell'origine con diagramma di Bode di ampiezza riportato in figura (C). Ciò corrisponde nel dominio del tempo ad un integratore invertente. Si riporta ad esempio anche la forma d'onda di uscita (di tipo triangolare) in seguito all'applicazione in ingresso di un onda quadra.





#### (c) Diagramma di ampiezza

#### 4.3.8 Derivatore

Difatti la configurazione è quella di un amplificatore invertente con impedenza C1 invece di resistenza R1. Si avrà pertanto uno zero nell'origine con diagramma di Bode di ampiezza riportato in figura (C). Ciò corrisponde nel dominio del tempo ad un derivatore invertente.

Si riporta ad esempio anche la forma d'onda di uscita (onda quadra) in seguito all'applicazione in ingresso di un onda triangolare.



#### 4.3.9 Sommatore invertente

Applicando principio di sovrapposizione tra i vari generatori si ha che quando agisce uno e gli altri sono disattivati, il generatore in azione vede una configurazione di amplificatore non invertente. Sommando i vari contributi si ha in uscita una somma pesata con pesi che dipendono dai valori delle resistenze ed un segno meno per tutti (recuperabile con un altro stadio invertente in cascata). Nel caso in esempio le resistenze in serie ai generatori valgono tutte R e quindi il peso è uguale per tutti.

$$V_u = -\frac{R'}{R}(V_1 + V_2 + V_3)$$



# 4.3.10 Controllore PID Proporzionale Integrale Derivativo



$$v_U(t) = \frac{R_K}{R_1} \cdot \frac{R_B}{R_A} \cdot V_S + \frac{R_K}{R_2} \cdot \frac{1}{R_I C_I} \int v_S(t) \cdot dt + \frac{R_K}{R_3} R_D C_D \cdot \frac{dv_S}{dt}$$

### 4.3.11 Convertitore digitale-analogico a resistenze pesate

Difatti un sommatore pesato è alla base della conversione da un segnale digitale ad uno analogico equivalente. Infatti basta far corrispondere ai vari bit dei livelli analogici dai pesi tali che, andando dal bit più significativo (MSB) al bit meno significativo (LSB), il peso di ciascun bit via via diminuisce di un fattore 2 (questo perché siamo in scala binaria ed usiamo una notazione posizionale delle cifre; in scala decimale si ha fattore 10 invece che 2). Per cui nel circuito di esempio a 4 bit deve essere  $R_2=2\cdot R_3$ ,  $R_1=2\cdot R_2=4\cdot R_3$ ,  $R_0=2\cdot R_1=4\cdot R_2=8\cdot R_3$ 

Ovviamente il peso del bit i-esimo va contato solo se tale bit vale '1' in digitale. Per questo in serie a ogni ramo del sommatore invertente si mette uno switch comandato dal valore logico del bit  $(1 \rightarrow \text{switch è a Vref}, 0 \rightarrow \text{switch è a massa})$ . Di seguito si riporta la legge di corrispondenza tra livelli digitali di ingresso e livelli analogici di uscita.



### 4.3.12 Convertitore digitale-analogico a rete R-2R

Tale circuito realizza lo stesso meccanismo del circuito in sezione 5.2.10 ma evita il difetto che tra la resistenza più piccola e la più grande vi è un fattore  $2^{(N-1)}$  inaccettabile già per N della decina. Lo schema di seguito riportato usa una rete resistiva con rapporti fissi R e 2R.

Come visto a lezione da D si vede in uscita vede un peso 1/3, da C si vede un peso 1/6, da B si vede un peso 1/12 e da A si vede un peso 1/24. Pertanto a partire dal bit più significativo a3 (MSB), che si applica in D, ogni bit rispetto al successivo pesa il doppio.

